MSP432共有六个时钟源,五个时钟,下面分别由我来介绍一下
时钟源分别有以下几个
LFXTCLK:低频振荡器(LFXT),可与低频32768-Hz手表配套使用,晶体,标准晶体,谐振器,或外部时钟源在32千赫或以下的范围。当在旁路模式下,LFXTCLK可以由32 khz或以下的外部方波信号驱动的范围内。
HFXTCLK:高频振荡器(HFXT),可与1-MHz至48-MHz范围内的标准晶体或谐振器一起使用。在旁路模式下,HFXTCLK可以通过外部方波信号驱动。
DCOCLK:内部数字控制振荡器(DCO),默认频率为可编程频率和3 mhz频率。
VLOCLK:内部极低功率低频振荡器(VLO),典型频率为9.4 khz
REFOCLK:内部低功率低频振荡器(REFO),可选择32.768 kHz或128- kHz的典型频率
MODCLK: 25 mhz典型频率的内部低功率振荡器
SYSOSC: 5 mhz典型频率的内部振荡器
时钟一共有5个,分别是
ACLK:辅助时钟。ACLK软件可选为LFXTCLK、VLOCLK或REFOCLK。ACLK可以被1、2、4、8、16、32、64或128除。ACLK是一款可由各个外围模块选择的软件。ACLK的最大工作频率为128khz。
MCLK:主时钟。MCLK软件可选为LFXTCLK, VLOCLK, REFOCLK, DCOCLK,MODCLK或HFXTCLK。MCLK可以除以1、2、4、8、16、32、64或128。MCLK是由CPU和外设模块接口,以及一些外设模块直接使用的接口。
HSMCLK:子系统主时钟。HSMCLK软件可选为LFXTCLK, VLOCLK,
REFOCLK, DCOCLK, MODCLK, HFXTCLK。HSMCLK可以除以1、2、4、8、16、32、64或128。
HSMCLK是可由单个外围模块选择的软件。
SMCLK:低速子系统主时钟。SMCLK使用HSMCLK时钟资源选择作为其时钟资源。SMCLK可以独立于HSMCLK除以1、2、4、8、16、32、64或128. SMCLK的频率限制为HSMCLK额定最大频率的一半。SMCLK是可由单个外围模块选择的软件。
BCLK:低速备份域时钟。BCLK软件可选为LFXTCLK和REFOCLK和主要用于备份域。BCLK的最大频率限制为32.768 kHz。
VLOCLK、REFOCLK、LFXTCLK、MODCLK和SYSCLK是来自时钟模块。其中一些不仅可以作为各种系统时钟的资源,而且可以也可直接用于各种外设模块。
时钟源分别有以下几个
LFXTCLK:低频振荡器(LFXT),可与低频32768-Hz手表配套使用,晶体,标准晶体,谐振器,或外部时钟源在32千赫或以下的范围。当在旁路模式下,LFXTCLK可以由32 khz或以下的外部方波信号驱动的范围内。
HFXTCLK:高频振荡器(HFXT),可与1-MHz至48-MHz范围内的标准晶体或谐振器一起使用。在旁路模式下,HFXTCLK可以通过外部方波信号驱动。
DCOCLK:内部数字控制振荡器(DCO),默认频率为可编程频率和3 mhz频率。
VLOCLK:内部极低功率低频振荡器(VLO),典型频率为9.4 khz
REFOCLK:内部低功率低频振荡器(REFO),可选择32.768 kHz或128- kHz的典型频率
MODCLK: 25 mhz典型频率的内部低功率振荡器
SYSOSC: 5 mhz典型频率的内部振荡器
时钟一共有5个,分别是
ACLK:辅助时钟。ACLK软件可选为LFXTCLK、VLOCLK或REFOCLK。ACLK可以被1、2、4、8、16、32、64或128除。ACLK是一款可由各个外围模块选择的软件。ACLK的最大工作频率为128khz。
MCLK:主时钟。MCLK软件可选为LFXTCLK, VLOCLK, REFOCLK, DCOCLK,MODCLK或HFXTCLK。MCLK可以除以1、2、4、8、16、32、64或128。MCLK是由CPU和外设模块接口,以及一些外设模块直接使用的接口。
HSMCLK:子系统主时钟。HSMCLK软件可选为LFXTCLK, VLOCLK,
REFOCLK, DCOCLK, MODCLK, HFXTCLK。HSMCLK可以除以1、2、4、8、16、32、64或128。
HSMCLK是可由单个外围模块选择的软件。
SMCLK:低速子系统主时钟。SMCLK使用HSMCLK时钟资源选择作为其时钟资源。SMCLK可以独立于HSMCLK除以1、2、4、8、16、32、64或128. SMCLK的频率限制为HSMCLK额定最大频率的一半。SMCLK是可由单个外围模块选择的软件。
BCLK:低速备份域时钟。BCLK软件可选为LFXTCLK和REFOCLK和主要用于备份域。BCLK的最大频率限制为32.768 kHz。
VLOCLK、REFOCLK、LFXTCLK、MODCLK和SYSCLK是来自时钟模块。其中一些不仅可以作为各种系统时钟的资源,而且可以也可直接用于各种外设模块。
* MSP432E4 Empty Project
*
* Description: An empty project that uses DriverLib
*
* MSP432E401Y
* ------------------
* /|| |
* | | |
* --|RST |
* | |
* | PF2 |--->25%PWM
* | PF3 |--->75%PWM
* | |
* | |
* Author:
*/
/* DriverLib Includes */
#include
/* Standard Includes */
#include
#include
/* Global variable for system clock */
uint32_t getSystemClock;
/* PWM ISR */
void PWM0_0_IRQHandler(void)
{
uint32_t getIntStatus;
getIntStatus = MAP_PWMGenIntStatus(PWM0_BASE, PWM_GEN_1, true);
MAP_PWMGenIntClear(PWM0_BASE, PWM_GEN_1, getIntStatus);
}
int main(void)
{
/* Configure the system clock for 16 MHz internal oscillator */
getSystemClock = MAP_SysCtlClockFreqSet((SYSCTL_OSC_INT |
SYSCTL_USE_OSC), );
/* The PWM peripheral must be enabled for use. */
MAP_SysCtlPeripheralEnable(SYSCTL_PERIPH_PWM0);
while(!(MAP_SysCtlPeripheralReady(SYSCTL_PERIPH_PWM0)));
/* Set the PWM clock to the system clock. */
MAP_PWMClockSet(PWM0_BASE,PWM_SYSCLK_DIV_1);
/* Enable the clock to the GPIO Port F for PWM pins */
MAP_SysCtlPeripheralEnable(SYSCTL_PERIPH_GPIOF);
while(!MAP_SysCtlPeripheralReady(SYSCTL_PERIPH_GPIOF));
MAP_GPIOPinConfigure(GPIO_PF2_M0PWM2);
MAP_GPIOPinConfigure(GPIO_PF3_M0PWM3);
MAP_GPIOPinTypePWM(GPIO_PORTF_BASE, (GPIO_PIN_2 | GPIO_PIN_3));
/* Configure the PWM0 to count up/down without synchronization. */
MAP_PWMGenConfigure(PWM0_BASE, PWM_GEN_1, PWM_GEN_MODE_UP_DOWN |
PWM_GEN_MODE_NO_SYNC);
/* Set the PWM period to 250Hz. To calculate the appropriate parameter
* use the following equation: N = (1 / f) * SysClk. Where N is the
* function parameter, f is the desired frequency, and SysClk is the
* system clock frequency.
* In this case you get: (1 / 250Hz) * 16MHz = 64000 cycles. Note that
* the maximum period you can set is 2^16 - 1. */
MAP_PWMGenPeriodSet(PWM0_BASE, PWM_GEN_1, 64000);
/* Set PWM0 PF0 to a duty cycle of 25%. You set the duty cycle as a
* function of the period. Since the period was set above, you can use the
* PWMGenPeriodGet() function. For this example the PWM will be high for
* 25% of the time or 16000 clock cycles (64000 / 4). */
MAP_PWMPulseWidthSet(PWM0_BASE, PWM_OUT_2,
MAP_PWMGenPeriodGet(PWM0_BASE, PWM_GEN_1) / 4);
/* Set PWM0 PF1 to a duty cycle of 75%. You set the duty cycle as a
* function of the period. Since the period was set above, you can use the
* PWMGenPeriodGet() function. For this example the PWM will be high for
* 7% of the time or 16000 clock cycles 3*(64000 / 4). */
MAP_PWMPulseWidthSet(PWM0_BASE, PWM_OUT_3,
MAP_PWMGenPeriodGet(PWM0_BASE, PWM_GEN_1) / 4);
MAP_IntMasterEnable();
/* This timer is in up-down mode. Interrupts will occur when the
* counter for this PWM counts to the load value (64000), when the
* counter counts up to 64000/4 (PWM A Up), counts down to 64000/4
* (PWM A Down), and counts to 0. */
MAP_PWMGenIntTrigEnable(PWM0_BASE, PWM_GEN_1,
PWM_INT_CNT_ZERO | PWM_INT_CNT_LOAD |
PWM_INT_CNT_AU | PWM_INT_CNT_AD);
MAP_IntEnable(INT_PWM0_1);
MAP_PWMIntEnable(PWM0_BASE, PWM_INT_GEN_1);
/* Enable the PWM0 Bit 0 (PF0) and Bit 1 (PF1) output signals. */
MAP_PWMOutputState(PWM0_BASE, PWM_OUT_2_BIT | PWM_OUT_3_BIT, true);
/* Enables the counter for a PWM generator block. */
MAP_PWMGenEnable(PWM0_BASE, PWM_GEN_1);
/* Loop forever while the PWM signals are generated. */
while(1)
{
}
}
今天的文章 msp432(Msp432是什么类型的芯片)分享到此就结束了,感谢您的阅读。
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容, 请发送邮件至 举报,一经查实,本站将立刻删除。
如需转载请保留出处:https://bianchenghao.cn/bian-cheng-ri-ji/28026.html