STM32引脚配置 模块引脚 描述 AD9910_PF0(GPIOA, GPIO_PIN_3) PF0Profile Select Pins.文件配置选择引脚,对应有8个配置文件寄存器,
根据引脚的状态进行选择。比如我使用的是第0个profile寄存器,引脚状态
为000.
AD9910_PF1(GPIOA, GPIO_PIN_4) PF1 AD9910_PF2(GPIOA, GPIO_PIN_5) PF2 AD9910_IOUP(GPIOA, GPIO_PIN_6) IOUP 维持一段高电平,会将IO缓存中的值传输至内部寄存器中。与AD9910串行通信有关 AD9910_SDIO(GPIOA, GPIO_PIN_7) SDIO 数据 AD9910_SCK(GPIOB, GPIO_PIN_0) SCK 时钟 AD9910_CS(GPIOB, GPIO_PIN_1) CSB 片选 AD9910_RET(GPIOB, GPIO_PIN_2) MASTER_RESET 复位 。清除内存中的值,并恢复为默认值 AD9910_PWR(GPIOA, GPIO_PIN_8) EXT_PWR_DWN 掉电。如果不使用,应该接逻辑0 AD9910_OSK(GPIOA, GPIO_PIN_9) OSK Output Shift Keying.没用过,不清楚,本例程不需要使用 AD9910_DRC(GPIOA, GPIO_PIN_10) DRCTL Digital Ramp Control。AD官方文档说明,如果不使用,应该接逻辑0 AD9910_DRO(GPIOA, GPIO_PIN_11) DROVER Digital Ramp Over。不需要使用 AD9910_DRH(GPIOA, GPIO_PIN_12) DRHOLD Digital Ramp Hold。如果不使用,应该接逻辑0 RAM_SWP_OVR(RSO) RSO RAM Sweep Over。使用的是正弦调制模式,不需要RAM PLL_LOCK(PLL) PLL Clock Multiplier PLL Lock。输出口 TxENABLE(TEN) TEN Transmit Enable。用于并行通信,不用管 PDCLK(PD) PD Parallel Data Clock SDO SDO Serial Data Output。输出口
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容, 请发送邮件至 举报,一经查实,本站将立刻删除。
如需转载请保留出处:https://bianchenghao.cn/bian-cheng-ri-ji/31181.html